基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章介绍了基于FPGA的RS(204,188)译码器的实现,对于译码器的四大模块(伴随式求解模块、基于RiBM算法的关键方程求解模块、钱搜索错误位置和福尼算法求解错误值模块)的硬件实现给出了相应的方案.在Quartus Ⅱ 9.1的平台下对于RS译码器系统的时序仿真测试结果表明,在系统时钟的频率为100MHz的情况下,RS(204,188)译码器的纠错能力能够达到8个的理论上限,数据吞吐率达到345Mb/s.
推荐文章
高速RS(204,188)译码器的FPGA实现
数字视频广播
RS(204,188)译码器
流水线
BM算法
现场可编程门阵列
硬件描述语言
一种用于PLC系统的多码率RS码译码器
电力线通信
PLC系统
RS码
多码率
译码器
RS(204,188)码连续解码的设计
伴随子
错误位置多项式
关键等式
FIFO
信道纠错
欧几里德算法
伽罗瓦域
基于FPGA的RS(255,223)译码器的设计
RS码
时域译码
FPGA
CCSDS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于RiBM算法的RS(204,188)译码器的设计
来源期刊 电子技术 学科
关键词 FPGA RiBM算法 RS译码器 Quartus Ⅱ 时序仿真
年,卷(期) 2012,(11) 所属期刊栏目 电子技术设计与应用
研究方向 页码范围 41-44
页数 4页 分类号
字数 2243字 语种 中文
DOI 10.3969/j.issn.1000-0755.2012.11.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘克刚 武汉大学电子信息学院 25 139 8.0 11.0
2 陈卓 武汉大学电子信息学院 15 44 4.0 6.0
3 王春林 武汉大学电子信息学院 7 10 2.0 2.0
4 毛曼卿 武汉大学电子信息学院 4 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
RiBM算法
RS译码器
Quartus Ⅱ
时序仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导