原文服务方: 现代电子技术       
摘要:
在分析了IRIG-B(DC)码码型特点的基础上,提出了一种IRIG-B(DC)时间码解码的设计方法.该方法由少量外围电路与一片现场可编程门阵列(FPGA)芯片组成,来实现对IRIG- B(DC)码的解码、1 PPS信号输出、实时时间显示以及串行异步通信.与传统的方法相比,该设计方案具有体积小、成本低、工作稳定等优点,完全能够替代传统的B码机箱的功能.
推荐文章
基于FPGA的IRIG-B(DC)码解码卡的设计
IRIG-B(DC)码
解码
串口
RS232
基于FPGA的IRIG-B编码器实现
授时码
IRIG-B
数字调制
GPS
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的IRIG-B(DC)码解码
来源期刊 现代电子技术 学科
关键词 IRIG-B(DC) FPGA 硬件描述语言 串行通信
年,卷(期) 2012,(11) 所属期刊栏目 信号处理
研究方向 页码范围 88-90
页数 分类号 TN79-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2012.11.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 卢韦明 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (5)
参考文献  (2)
节点文献
引证文献  (7)
同被引文献  (33)
二级引证文献  (10)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(4)
  • 引证文献(1)
  • 二级引证文献(3)
2017(3)
  • 引证文献(2)
  • 二级引证文献(1)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
IRIG-B(DC)
FPGA
硬件描述语言
串行通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导