基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了减少硬件处理的时间浪费,针对经由卷积编码的SBAS(Satellite-based Augmentation System )卫星信号,提出一种优化的Viterbi译码处理方案.该方案对译码数据流进行截断处理并进行性能补偿,通过Matlab平台对其进行建模仿真.仿真结果表明,该方案能够在节约硬件存储容量和减少数据处理压力的同时,获得与传统译码同等的译码性能,这为硬件实现提供了很好的参考依据.
推荐文章
一种基于FPGA的Viterbi译码器优化算法
卷积码
Viterbi算法
优化算法
现场可编程门阵列
基于FPGA的高速Viterbi译码器优化设计和实现
卷积码
Viterbi译码
ACS预计算
FPGA
基于Xilinx FPGA的高速Viterbi回溯译码器
Viterbi
回溯译码
FPGA
双端口BlockRam
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SBAS卫星信号的Viterbi译码优化方案
来源期刊 电讯技术 学科 工学
关键词 SBAS 卷积码 Viterbi译码 幸存路径 优化 性能补偿
年,卷(期) 2012,(8) 所属期刊栏目 信号与信息处理技术
研究方向 页码范围 1308-1311
页数 4页 分类号 TN911
字数 3504字 语种 中文
DOI 10.3969/j.issn.1001-893x.2012.08.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 易清明 暨南大学电子工程系 65 288 9.0 13.0
2 林木龙 暨南大学电子工程系 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
SBAS
卷积码
Viterbi译码
幸存路径
优化
性能补偿
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电讯技术
月刊
1001-893X
51-1267/TN
大16开
成都市营康西路85号
62-39
1958
chi
出版文献量(篇)
5911
总下载数(次)
21
总被引数(次)
28744
论文1v1指导