基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种适用于多标准视频解码器的存储架构,采用并行多级流水线用以实现AVS,MPEG -2,H.264标准中不同模式的图像预测计算,缓存机制避免了频繁访问外部存储器SDRAM,提高了运动补偿计算性能,减少了计算周期.使用90nm的CMOS工艺库,在135 MHz的工作频率下综合,电路规模为45 kgate(千门)左右,处理一宏块需要大约520个时钟周期,结果表明该设计满足高清视频处理的要求.
推荐文章
一种高效多标准视频解码器架构研究与设计
多标准
视频解码器
可编程
协处理器
便笺存储器
H.264解码器
架构设计
基于AXI总线的H.264解码器存储管理接口设计
H.264解码器
存储管理接口
AXI总线
宏块
一种高效多标准视频解码器架构研究与设计
多标准
视频解码器
可编程
协处理器
便笺存储器
H.264解码器
架构设计
基于DSP的H.264/AVC解码器运动补偿模块的优化
DSP
H.264
运动补偿
参考数据
插值
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多标准视频解码器运动补偿存储架构设计
来源期刊 电视技术 学科 工学
关键词 多标准 视频解码 运动补偿
年,卷(期) 2012,(15) 所属期刊栏目 信息终端与显示
研究方向 页码范围 59-63
页数 分类号 TN949.6
字数 2607字 语种 中文
DOI 10.3969/j.issn.1002-8692.2012.15.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 虞礼贞 南昌大学信息工程学院电子系 17 104 5.0 9.0
2 张延军 北京理工大学信息与电子学院 3 5 1.0 2.0
3 曹超 南昌大学信息工程学院电子系 4 7 2.0 2.0
4 李广桢 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多标准
视频解码
运动补偿
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
总被引数(次)
42632
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导