作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文设计了一种满足FPGA芯片专用定制需求的嵌入式可重配置存储器模块.一共8块,每块容量为18Kbits的同步双口BRAM,可以配置成16K×1bit、8K×2bits、4K×4bits、2K×9bits、1K×18bits、512×36bits六种不同的位宽工作模式;write_ first、no_ change两种不同的写入模式.多个BRAM还可以通过FPGA中互连电路的级联来实现深度或宽度的扩展.本文重点介绍实现可重配置功能的电路及BRAM嵌入至FPGA中的互连电路.采用SMIC 0.13μm8层金属CMOS工艺,产生FDP-Ⅱ芯片的完整版图并成功流片,芯片面积约为4.5mm×4.4mm.运用基于March C+算法的MBIST测试方法,软硬件协同测试,结果表明FDP-Ⅱ中的BRAM无任何故障,可重配置功能正确,证实了该存储器模块的设计思想.
推荐文章
FPGA中嵌入式存储器模块的设计
嵌入式存储器
静态随机存储器
FPGA
可配置
一种灵活的包含嵌入式存储器的FPGA结构
场可编程逻辑阵列(FPGA)
嵌入式存储器
RRG
VPR
基于FPGA和VHDL的嵌入式存储器控制器设计
嵌入式存储器
可编程逻辑器件
VHDL语言
Xilinx环境
一种基于FPGA的存储器模块测试系统设计
存储器模块
March-B算法
波形发生器
测试
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种专用可重配置的FPGA嵌入式存储器模块的设计和实现
来源期刊 电子学报 学科 工学
关键词 嵌入式存储器 可重配置 FPGA 互连 灵敏放大器
年,卷(期) 2012,(2) 所属期刊栏目 学术论文
研究方向 页码范围 215-222
页数 分类号 TP338.4
字数 4570字 语种 中文
DOI 10.3969/j.issn.0372-2112.2012.02.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王健 复旦大学专用集成电路与系统国家重点实验室 145 835 15.0 20.0
2 余慧 复旦大学专用集成电路与系统国家重点实验室 7 39 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (22)
参考文献  (5)
节点文献
引证文献  (12)
同被引文献  (13)
二级引证文献  (12)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(5)
  • 参考文献(1)
  • 二级参考文献(4)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(7)
  • 引证文献(2)
  • 二级引证文献(5)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
嵌入式存储器
可重配置
FPGA
互连
灵敏放大器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导