原文服务方: 现代电子技术       
摘要:
由于Canny算法自身的复杂性,使得其做边缘检测的处理时间较长.针对这个问题,提出和实现了一种Canny算法的硬件加速功能.加速功能的设计是以FPGA为硬件基础,并采用了流水线技术来对系统的结构改进和优化.最后通过对有加速器和无加速器的系统分别做图像处理,并对统计时间对比分析.结果表明经过加速改进的系统相对节约了处理时间,并能实时高效地处理复杂图像的边缘.
推荐文章
基于FPGA的卷积神经网络加速器设计与实现
卷积神经网络
现场可编程门阵列
加速器
有限资源
用于实时目标检测的FPGA神经网络加速器设计
YOLO
FPGA加速器
基于列的流水线架构
低延时
高DSP效率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA视频图像的Canny算法加速器的设计
来源期刊 现代电子技术 学科
关键词 Canny算子 边缘检测 加速器 现场可编程门阵列
年,卷(期) 2012,(9) 所属期刊栏目 信号处理
研究方向 页码范围 91-94
页数 分类号 TN911.73-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2012.09.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曲仕茹 西北工业大学自动化学院 115 966 17.0 23.0
2 肖国尧 西北工业大学自动化学院 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (46)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (10)
二级引证文献  (13)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(4)
  • 参考文献(3)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
2019(8)
  • 引证文献(1)
  • 二级引证文献(7)
2020(6)
  • 引证文献(0)
  • 二级引证文献(6)
研究主题发展历程
节点文献
Canny算子
边缘检测
加速器
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导