原文服务方: 现代电子技术       
摘要:
为了弥补目前单纯采用软件或者硬件构建NoC验证平台的一些缺陷,采用软硬件结合的设计方法实现了NoC的FPGA验证与性能评估平台.利用该平台在Xilinx Virtex 6 FPGA上对基于虚通道路由器的片上网络进行了验证.实验证明该验证平台功能完善,占用硬件资源少,综合时钟频率高,评估NoC系统的效率非常高.
推荐文章
支持双拓扑结构的片上网络评估高层仿真平台
片上网络
性能评估
高层仿真
环型拓扑
网格拓扑
基于多FPGA的片上网络模拟平台设计和实现
现场可编程门阵列(FPGA)
模拟平台
片上网络
软硬件
片上网络关键技术研究
片上网络
片上系统
路由
拓扑结构
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可配置片上网络性能评估平台
来源期刊 现代电子技术 学科
关键词 片上网络 验证平台 性能评估 FPGA
年,卷(期) 2012,(8) 所属期刊栏目 集成电路设计
研究方向 页码范围 160-164
页数 分类号 TN710-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2012.08.049
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杜慧敏 西安邮电学院电子工程学院 80 354 10.0 13.0
2 王亚刚 西安邮电学院计算机学院 36 233 5.0 14.0
3 赵萍 西安邮电学院电子工程学院 17 89 6.0 8.0
4 赵超平 西安邮电学院电子工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1987(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
片上网络
验证平台
性能评估
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导