基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
CRC编码由于其简单的编码规则的在网络及存储等诸多场合得到广泛应用,随着现代存储和传输技术的发展,软件编码校验已难以满足Gbit级高速传输的需要.基于FPGA技术设计了一个采用多通道高度并行技术实现的高速循环冗余校验(CRC)系统.系统采用五个2Gbps校验通道并行工作的方式来达到10Gbps的数据吞吐率,系统实现采用VerilogHDL硬件描述语言设计,在QuartusII8.0平台上进行综合与布线,并将该处理单元封装为独立的IP核,并以Altera公司的EP2C20F484C6芯片为下载目标进行实现验证.综合结果表明,本设计可满足高速数据完整性检查的速率要求.
推荐文章
基于FPGA的带CRC校验的异步串口通信
Verilog HDL
串口通信
FPGA
CRC检验
基于FPGA的内置并行CRC校验的UART
可编程门阵列
循环冗余校验
并行计算
同步校验
VHDL
串行异步收发器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA技术的多通道CRC校验系统
来源期刊 计算机系统应用 学科 工学
关键词 循环冗余校验 FPGA 10Gbps以太网 伽罗瓦域
年,卷(期) 2012,(1) 所属期刊栏目 应用技术
研究方向 页码范围 144-147
页数 分类号 TN911.22
字数 1964字 语种 中文
DOI 10.3969/j.issn.1003-3254.2012.01.034
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邓世昆 云南大学信息学院 18 145 7.0 12.0
2 李洪进 云南大学信息学院 17 25 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (22)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (5)
二级引证文献  (8)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(3)
  • 参考文献(0)
  • 二级参考文献(3)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
循环冗余校验
FPGA
10Gbps以太网
伽罗瓦域
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机系统应用
月刊
1003-3254
11-2854/TP
大16开
北京中关村南四街4号
82-558
1991
chi
出版文献量(篇)
10349
总下载数(次)
20
总被引数(次)
57078
论文1v1指导