基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
构建了面向H.264视频编码器的SoC验证平台,采用FPGA原型系统完成H.264编码器验证。采用Wishbone总线连接32位微处理器OR1200以及其他的必要IP核构建基本SoC平台,并在此基础上集成H.264硬件编码模块;根据H.264编码器的数据流要求,设计了运行输入/宏块顺序输出的多端口SDRAM控制器;移植了μC/OS—Ⅱ实时操作系统和/μC/TCP—IP协议栈,用于输出编码后比特流。
推荐文章
一种基于DSP的H.264实时视频编码器软件架构
H.264
视频编码
数字信号处理器
单指令多数据
实时
基于达芬奇平台的H.264视频编码器设计
编解码引擎
编解码服务器
XDM
双核
H.264
VISA
基于DSP平台H.264编码器的实现与优化
预测精度
H.264编码器
最优化
TMS320DM642
基于ADSP-Blackfin533的H.264视频编码器的实现
H.264
Blackfin533
运动矢量
帧间预测
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种面向H.264视频编码器的SoC验证平台
来源期刊 单片机与嵌入式系统应用 学科 工学
关键词 SoC H.264 OR1200 SDRAM控制器 MT9P031 EP2C70F896C6
年,卷(期) 2012,(2) 所属期刊栏目 专题论述
研究方向 页码范围 5-8
页数 分类号 TN492
字数 语种 中文
DOI 10.3969/j.issn.1009-623X.2012.02.002
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张德学 山东科技大学嵌入式系统与集成电路实验室 24 39 4.0 4.0
2 任怀鲁 山东科技大学嵌入式系统与集成电路实验室 4 12 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (24)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoC
H.264
OR1200
SDRAM控制器
MT9P031
EP2C70F896C6
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
单片机与嵌入式系统应用
月刊
1009-623X
11-4530/V
大16开
北京海淀区学院路37号《单片机与嵌入式系统应用》杂志社
2-765
2001
chi
出版文献量(篇)
7244
总下载数(次)
21
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导