基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在分析研究Keccak算法的基础上,针对现有Keccak算法的硬件实现方案版本单一,应用不灵活的问题,设计了一种高性能可重构的Keccak算法硬件实现方案.实验结果表明:该方案在Xilinx公司的现场可编程门阵列(FPGA) Virtex-5平台上的时钟频率可达214 MHz,占用1607 slices;该方案具有吞吐量高(9131 Mbps),应用灵活性好,可支持4种不同参数版本的优点.
推荐文章
基于FPGA的动态可重构系统设计与实现
可重构计算
FPGA
动态可重构
局部重构
Virtex-4配置
JTAG(边界扫描)链
基于FPGA可重构快速密码芯片设计
可重构
密码芯片
FPGA
细粒度流水
逻辑单元
Keccak密码算法的FPGA实现
Keccak算法
verilog HDL
FPGA实现
FPGA动态局部可重构中基于TBUF总线宏设计
FPGA动态局部可重构
总线宏
三态缓冲器
FPGA编辑器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构Keccak算法设计及FPGA实现
来源期刊 计算机应用 学科 工学
关键词 Keccak算法 海绵结构 哈希算法 可重构 现场可编程门阵列
年,卷(期) 2012,(3) 所属期刊栏目 典型应用
研究方向 页码范围 864-866
页数 分类号 TP332.1
字数 2244字 语种 中文
DOI 10.3724/SP.J.1087.2012.00864
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李仁发 湖南大学嵌入式系统与网络实验室 468 4582 30.0 44.0
10 王奕 湖南大学嵌入式系统与网络实验室 7 17 3.0 3.0
19 吴武飞 湖南大学嵌入式系统与网络实验室 6 15 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (5)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (5)
二级引证文献  (4)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(11)
  • 参考文献(0)
  • 二级参考文献(11)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Keccak算法
海绵结构
哈希算法
可重构
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用
月刊
1001-9081
51-1307/TP
大16开
成都237信箱
62-110
1981
chi
出版文献量(篇)
20189
总下载数(次)
40
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导