基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对AES与SHA-3候选算法中Gr(φ)stl软件运算速度慢的问题,提出一种通过精简指令集计算机(RISC)协处理器来加速算法运算的设计方案.该协处理器复用片上高速缓存充当查找表来加速运算,并在RISC处理器的基本指令集架构中增加特殊指令.实验结果表明,与传统基于并行查找表的方案相比,该方案能够以较小的硬件代价加速AES与Gr(φ)stl运算.
推荐文章
计算机体系结构的发展与变化
计算机体系结构
CISC体系
RISC体系
EPIC体系
流水线
自主设计精简指令集的流水线 CPU
CPU
RISC
流水线
相关性
汇编器
基于精简指令集的微控制器设计
MCU精简指令集RISC-V
Wishbone总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 精简指令集计算机协处理器设计
来源期刊 计算机工程 学科 工学
关键词 精简指令集计算机 协处理器 高速缓存 并行表查找 寄存器堆 指令集架构
年,卷(期) 2012,(23) 所属期刊栏目 工程应用技术与实现
研究方向 页码范围 240-242,246
页数 4页 分类号 TP391
字数 2358字 语种 中文
DOI 10.3969/j.issn.1000-3428.2012.23.059
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾晓洋 复旦大学专用集成电路与系统国家重点实验室 103 555 13.0 19.0
2 韩军 复旦大学专用集成电路与系统国家重点实验室 31 218 7.0 13.0
3 翁新钎 复旦大学专用集成电路与系统国家重点实验室 2 4 1.0 2.0
4 李辉楷 复旦大学专用集成电路与系统国家重点实验室 1 4 1.0 1.0
5 贺中柱 复旦大学专用集成电路与系统国家重点实验室 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (6)
二级引证文献  (5)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
精简指令集计算机
协处理器
高速缓存
并行表查找
寄存器堆
指令集架构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导