基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为能以硬件方式直接执行CISC结构的Java字节码,设计并实现适用于32位嵌入式实时Java平台的JPOR-32指令集.分析Java虚拟机规范中各Java字节码的功能和实现原理,设定执行每条指令时信号和数据在Java处理器数据通路上的变化,采用微指令方式执行复杂指令,简单指令直接执行,从而使JPOR-32的指令集具有RISC特性.实验结果验证了指令集的正确性及其最坏情况执行时间(WCET)的可预测性.
推荐文章
密码指令集扩展研究
密码指令集扩展
基本操作
通用性
通用密码处理器
基于CISC/RISC的混合指令集构建
CISC
RISC
指令集
微处理器
一种PowerPC指令集模拟器的设计与实现
指令集
指令集模拟器
系统语言
事务级模型
自主设计精简指令集的流水线 CPU
CPU
RISC
流水线
相关性
汇编器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 WCET可预测的Java指令集硬件实现
来源期刊 计算机工程 学科 工学
关键词 实时Java平台 JPOR-32指令集 Java处理器 微指令 最坏情况执行时间
年,卷(期) 2012,(1) 所属期刊栏目 专栏
研究方向 页码范围 14-18
页数 分类号 TP311
字数 4658字 语种 中文
DOI 10.3969/j.issn.1000-3428.2012.01.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 柴志雷 江南大学物联网工程学院 61 462 10.0 20.0
2 杨帆 江南大学物联网工程学院 20 41 4.0 5.0
3 高振华 江南大学物联网工程学院 3 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (4)
参考文献  (5)
节点文献
引证文献  (1)
同被引文献  (1)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
实时Java平台
JPOR-32指令集
Java处理器
微指令
最坏情况执行时间
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导