原文服务方: 现代电子技术       
摘要:
多时钟域的处理是系统级芯片(SoC)设计中的一个重要环节.如果对其中出现的特殊问题估计不足,将对设计造成灾难性后果.数据跨时钟域传输时如何保持系统的稳定,顺利完成数据的传输是每个设计者都需要关注的问题.在此讨论了在多时钟域中异步信号带来的亚稳态及对整个电路性能和功能的影.针对单一信号的异步传榆,在已有的双触发器构成的同步器的基础上提出了4种同步单元:脉冲到脉冲的同步、脉冲到电平的同步、电平到电平的同步,电平到脉冲的同步.值得强调的是这4种同步器都对异步时钟频率没有大小关系的限制.并且给出了4种同步器的电路结构图并进行了实现,使得数据传输更加稳定可靠.
推荐文章
FPGA设计中跨时钟域信号同步方法
FPGA
跨时钟域
同步
亚稳态
FPGA设计中的跨时钟域问题
CDC
亚稳态
同步
仿真
基于随机延时注入的跨时钟域信号验证方法
跨时钟域
亚稳态
随机抖动
基于 SVA 的跨时钟域协议验证方法
亚稳态
跨时钟域
协议验证
断言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SoC中跨时钟域的信号同步设计
来源期刊 现代电子技术 学科
关键词 亚稳态 异步同步器 跨时钟域 SoC
年,卷(期) 2012,(8) 所属期刊栏目 集成电路设计
研究方向 页码范围 157-159,164
页数 分类号 TN911-34
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2012.08.048
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴龙胜 50 120 6.0 8.0
2 史森茂 2 15 2.0 2.0
3 邵翠萍 2 15 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (48)
参考文献  (10)
节点文献
引证文献  (8)
同被引文献  (5)
二级引证文献  (5)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(4)
  • 参考文献(2)
  • 二级参考文献(2)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(4)
  • 引证文献(2)
  • 二级引证文献(2)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
亚稳态
异步同步器
跨时钟域
SoC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导