基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为降低微处理器中片上Cache的能耗,设计一种基于预缓冲机制的指令Cache.通过预缓冲控制部件的预测,使处理器需要的指令尽可能在缓冲区命中,从而避免访问指令Cache所造成的功耗.对7个测试程序的仿真结果表明,预缓冲机制能节省23.23%的处理器功耗,程序执行性能平均提升7.53%.
推荐文章
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于预缓冲机制的低功耗指令Cache
来源期刊 计算机工程 学科 工学
关键词 微处理器 低功耗 指令Cache 预缓冲 SimpleScalar仿真器
年,卷(期) 2012,(1) 所属期刊栏目 开发研究与设计技术
研究方向 页码范围 268-269,272
页数 分类号 TP302
字数 2315字 语种 中文
DOI 10.3969/j.issn.1000-3428.2012.01.088
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张盛兵 西北工业大学航空微电子中心 142 912 15.0 23.0
2 王党辉 西北工业大学航空微电子中心 31 94 5.0 7.0
3 王冶 西北工业大学航空微电子中心 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (4)
二级引证文献  (7)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
微处理器
低功耗
指令Cache
预缓冲
SimpleScalar仿真器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导