基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
由于骨牌逻辑电路通常较互补式金氧半组件电路计具有较小的面积与更快的速度,所以已经被广泛使用于设计高速电路如微处理器的设计中。虽然有许多关于动态电路的研究,然而大部份的研究却忽略探讨如何实现其研究成果。在本论文中,我们设计了一个创新的双相操作高速动态电路,它具有管线式(pipeline)的电路结构,运作速度不受电路复杂度的影响,使得它的效能较传统动态电路的提升极多,因具容忍频率歪斜(skew tolerant)的特性,可使用标准组件之设计流程来设计。最后,芯片测量结果证明完成了下述设计目标:一个Performance Scalable的very high speed dynamic 32 ×32 bits之multiplier具有下列特性:1) 高速频率操作,工作效能较一般传统动态电路改善甚多。2) 可以为容忍clock skew,使用Duty Cycle Pulse Generator (DCPG)的技术来产生double clocking的时间,可借由DCPG来克服process variation及cell based design clock tree routing所造成的skew的问题。3) 使用BIST技术作为正常效能的自测功能,此功能可转为本芯片在process后仍可以调整电路效能,做为电路performance management的机制。
推荐文章
数值预报业务流程自动化设计与实现
工作流
数值预报
动态网页
办公自动化系统的设计与实现
办公自动化
B/S结构
ⅡS服务器
全自动化电路板在线检测系统
电路板检测
自动化
PCI总线
PLC
ICT检测箱
办公自动化系统的设计与实现
办公自动化系统 Lotus Notes/Domino 电子邮件 模块设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速双相动态电路暨设计自动化流程之实现
来源期刊 电路与系统 学科 教育
关键词 双相动态电路 管线式动态电路
年,卷(期) 2013,(2) 所属期刊栏目
研究方向 页码范围 23-29
页数 7页 分类号 G6
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蔡佑慈 逢甲大学电子工程学系 1 0 0.0 0.0
2 黄翔晖 逢甲大学电子工程学系 1 0 0.0 0.0
3 郑经华 逢甲大学电子工程学系 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
双相动态电路
管线式动态电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电路与系统
季刊
2327-0853
武汉市江夏区汤逊湖北路38号光谷总部空间
出版文献量(篇)
91
总下载数(次)
121
总被引数(次)
0
论文1v1指导