基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
2012年11月于美国盐湖城召开的SC12大会上,Intelt式对外发布了IntelXeonPhi协处理器。它采用了Intel的MIC(Many Integrated Core)的众核架构,在一块芯片上集成了超过50个处理器核,以PCI-e扩展卡的形式集成到系统中,单个芯片提供了超过1TeraFLOPs(每秒1万亿次)双精度浮点计算能力。
推荐文章
EM效应下众核处理器可靠性研究
众核处理器
可靠性
流程序
EM效应
面向众核处理器的独立调试系统设计方法
硅调试
片上网络
踪迹数据
调试事件矩阵
时间戳
众核处理器cache一致性研究综述
cache一致性协议
众核处理器
瓦片化结构
NUCA
基于神威众核处理器的排列熵算法并行加速方法
排列熵
神威众核处理器
MPI
OpenACC
嵌入维数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 众核处理器风起云涌
来源期刊 程序员 学科 工学
关键词 协处理器 INTEGRATED 云涌 INTEL 计算能力 盐湖城 扩展卡 双精度
年,卷(期) 2013,(1) 所属期刊栏目
研究方向 页码范围 16-17
页数 2页 分类号 TP332
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
协处理器
INTEGRATED
云涌
INTEL
计算能力
盐湖城
扩展卡
双精度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
程序员
月刊
1672-3252
11-5038/G2
16开
北京市朝阳区广顺北大街33号院1号楼福码
2-665
2000
chi
出版文献量(篇)
10184
总下载数(次)
35
总被引数(次)
6420
论文1v1指导