基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在集成电路的设计中,常常会遇到CPU与SDRAM或者CPU与Flash之间的高速并行数据总线、地址总线接口设计,为了解决信号完整性问题,可以利用Cadence Allegro软件中的SigXplorer工具,加载人芯片厂商的元器件IBIS模型后,对高速并行总线进行信号特性的仿真观测和分析,继而为电路设计提供依据.设计时运用多种传输线终端匹配策略来抑制和消除信号线上的传输反射.仿真结果表明:合适的总线终端电阻端接方式有利于抑制传输线信号反射,利用仿真软件来选择合理的端接方案和元件参数,对总线以及信号完整性设计具有重要意义.
推荐文章
高速串行RapidIO总线背板信号完整性仿真研究
信号完整性
高速串行RapidIO总线
背板
HyperLynx
高速PCB信号完整性仿真分析
信号完整性 信号完整性仿真
IBIS
串扰
高速电路板信号完整性设计及仿真
高速电路
信号完整性
反射
串扰
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速并行总线信号完整性分析设计
来源期刊 电子测量技术 学科 工学
关键词 信号完整性 并行总线 Cadence Allegro 信号反射
年,卷(期) 2013,(4) 所属期刊栏目 集成电路测试技术
研究方向 页码范围 106-110
页数 5页 分类号 TN710.9
字数 2609字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚晓东 华东理工大学信息科学与工程学院 32 236 8.0 13.0
2 倪芸 华东理工大学信息科学与工程学院 3 22 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (19)
参考文献  (5)
节点文献
引证文献  (15)
同被引文献  (45)
二级引证文献  (36)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(4)
  • 参考文献(2)
  • 二级参考文献(2)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(5)
  • 引证文献(4)
  • 二级引证文献(1)
2017(14)
  • 引证文献(3)
  • 二级引证文献(11)
2018(14)
  • 引证文献(2)
  • 二级引证文献(12)
2019(11)
  • 引证文献(1)
  • 二级引证文献(10)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
信号完整性
并行总线
Cadence Allegro
信号反射
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导