基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
该节日时钟倒计时控制系统是以FPGA芯片EP2C5Q208C8为核心器件组成的一个倒计时系统,与传统门电路相比,受到的外界干扰较小,并且擦除后FPGA恢复成白片,内部逻辑关系消失,因此,FPGA能够反复使用.整个系统利用Quartus Ⅱ 11.0软件设计、编译、仿真,最后将程序写入FPGA黑金开发板(DB2C5),实现时钟倒计时控制与显示.
推荐文章
基于GPS的倒计时系统设计
GPS
授时时钟
倒计时
LED显示
计时器变为倒计时器的设计
计时器
倒计时器
74LS00
74LS20
基于FPGA的电梯控制系统设计
电梯控制
FPGA
Verilog
控制模块
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的节日时钟倒计时控制系统设计
来源期刊 机电一体化 学科
关键词 Quartus Ⅱ 11.0 EP2C5Q208C8 时钟倒计时 FPGA黑金开发板(DB2C5)
年,卷(期) 2013,(8) 所属期刊栏目 应用·交流
研究方向 页码范围 77-80
页数 4页 分类号
字数 1523字 语种 中文
DOI 10.3969/j.issn.1007-080x.2013.08.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘涛 上海第二工业大学电子与电气工程学院 12 51 4.0 6.0
2 刘亦萍 上海第二工业大学电子与电气工程学院 11 16 2.0 3.0
3 王玮 上海第二工业大学电子与电气工程学院 12 67 4.0 8.0
4 周荣荣 上海第二工业大学电子与电气工程学院 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (13)
共引文献  (8)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Quartus Ⅱ 11.0
EP2C5Q208C8
时钟倒计时
FPGA黑金开发板(DB2C5)
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
机电一体化
月刊
1007-080X
31-1714/TM
大16开
上海市长乐路746号
4-565
1995
chi
出版文献量(篇)
3989
总下载数(次)
13
论文1v1指导