基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于薄膜电路工艺制作的共面波导延迟线不仅具有体积小、重量轻、损耗低、抗干扰性强等优点,还易与其他微波电路集成,延时精度较准。但它对高精度、密集孔薄膜电路的制作提出了更高的要求。通过优化薄膜电路制作工艺流程,研制出图形精度优于±5μm,具有良好金属化通孔的X波段两位延迟线薄膜电路。测试结果显示,该X波段两位延迟线的插入损耗为-5.7 dB ~-4.6 dB,带内起伏优于±0.3 dB,中心频率点相位偏差为±5°,满足设计要求。
推荐文章
开关电流电路延迟线的设计
开关电流
第二代存储单元
延迟线
HSpice
集成电路测试系统延迟线性能分析
集成电路测试
延迟线
分辨率
精度
CMOS
基于声体波延迟线的火控雷达组网标定信标
声体波延迟线
信标
反觇标定
声传播损耗
方位标定
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 共面波导延迟线薄膜电路研制
来源期刊 电子与封装 学科 工学
关键词 共面波导 两位延迟线 薄膜电路
年,卷(期) 2013,(12) 所属期刊栏目
研究方向 页码范围 26-29
页数 4页 分类号 TN45
字数 2389字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邱颖霞 17 94 5.0 9.0
2 解启林 14 52 5.0 6.0
3 杜丽军 4 14 2.0 3.0
4 柳龙华 5 26 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (34)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (0)
1969(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(5)
  • 参考文献(0)
  • 二级参考文献(5)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(3)
  • 参考文献(3)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
共面波导
两位延迟线
薄膜电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导