基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
异步电路能够解决同步电路中时钟偏移、功耗过高等问题,且具有平均情况下的性能.为了实现芯片上异步模块之间的全异步通信,发挥异步电路功耗与性能上的优势,设计了一款部分兼容AMBA AHB总线协议的异步总线PABLE.通过使用流水线结构提高总线性能,并着重研究异步仲裁电路,最终采用解同步的异步电路设计方法对PABLE进行了实现.实验结果表明,在UMC 0.18 μm CMOS工艺下,对于单次数据读写操作,在大于60%的情况下,PABLE总线的读写延迟要低于同步总线;与相同功能的同步总线相比较,PABLE总线的平均功耗下降了约41%.
推荐文章
一种高性能异步FIFO的设计与实现
异步FIFO
亚稳态
多时钟
一种异步本体系统的实现框架
Ajax
语义检索
本体存储
本体-关系数据映射
一种通用SPI总线接口的FPGA设计与实现
SPI接口
FPGA
VHDL
串行通信
一种时间触发总线数据加载系统的设计与实现
时间触发总线
系统升级
总线节点
数据加载
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 PABLE:一种异步总线的设计与实现
来源期刊 计算机工程与科学 学科 工学
关键词 异步总线 流水线 仲裁器
年,卷(期) 2013,(5) 所属期刊栏目 高性能计算
研究方向 页码范围 34-40
页数 7页 分类号 TP332.2
字数 6031字 语种 中文
DOI 10.3969/j.issn.1007-130X.2013.05.006
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志英 国防科学技术大学计算机学院 118 965 14.0 25.0
2 陆洪毅 国防科学技术大学计算机学院 34 187 9.0 11.0
3 石伟 国防科学技术大学计算机学院 12 64 5.0 7.0
4 王友瑞 国防科学技术大学计算机学院 6 23 3.0 4.0
5 张光达 国防科学技术大学计算机学院 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步总线
流水线
仲裁器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导