基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对MP3解码器IP核低功耗和高集成度的要求,对MP3的解码算法和硬件结构进行优化,并设计定制处理单元高效率地执行解码运算,同时引入门控时钟实现MP3解码器的分时工作,从而以极低的硬件代价和功耗完成了MP3解码器IP核设计.该IP核采用16.384 MHz系统工作时钟,共耗用33088个逻辑门和33004字节存储单元,以0.18 μm 1P4M CMOS工艺成功流片.芯片测试结果表明,该IP核具有正确的MP3解码功能,音质良好,最大解码功耗不超过9 mW,逻辑电路所占硅片面积仅为0.37 mm2.
推荐文章
基于矩阵乘法器的MP3解码优化设计
MP3
解码器
子带综合滤波
矩阵乘法器
SoC
一种基于分组的低功耗变长解码器的设计
低功耗
变长解码器
关键路径
基于多任务嵌入式应用的MP3实时解码系统设计
多任务
MP3
ARM
算法优化
实时播放
基于ARM946E处理器的MP3解码优化设计
MP3解码器
ARM946E处理器
ARM-DSP扩展指令
内联函数
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 低功耗高集成度MP3解码器IP核设计
来源期刊 重庆邮电大学学报(自然科学版) 学科 工学
关键词 ASIC设计 MP3解码器 低功耗 高集成度
年,卷(期) 2013,(4) 所属期刊栏目 通信与电子
研究方向 页码范围 494-499
页数 6页 分类号 TN764
字数 3655字 语种 中文
DOI 10.3979/j.issn.1673-825X.2013.04.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王国裕 重庆邮电大学微电子工程重点实验室 48 99 6.0 7.0
2 张红升 重庆邮电大学微电子工程重点实验室 46 89 6.0 7.0
3 陆明莹 重庆邮电大学微电子工程重点实验室 25 61 5.0 7.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (4)
参考文献  (3)
节点文献
引证文献  (3)
同被引文献  (8)
二级引证文献  (4)
1984(2)
  • 参考文献(0)
  • 二级参考文献(2)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
ASIC设计
MP3解码器
低功耗
高集成度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆邮电大学学报(自然科学版)
双月刊
1673-825X
50-1181/N
大16开
重庆南岸区
78-77
1988
chi
出版文献量(篇)
3229
总下载数(次)
12
总被引数(次)
19476
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导