基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
该文是基于FPGA,采用Verilog HDL通过自下而上的设计方法完成的。根据功能将设计分为六大模块:仿电台报时、定时闹钟、时钟、日期、世界时间、显示模块,世界时间是格林威治时间,最终在Quartus II的开发环境下完成,并且使用FPGA的芯片EP2C8Q 208C8完成验证。结果表明,该设计切实可行,外围电路简单,模块功能强大,满足人们的需求,在FPGA的数字时钟设计方面具有很大的参考价值。
推荐文章
基于多功能数字钟的数字电路项目教学实践
多功能数字钟
数字电路
项目教学
实训
基于Verilog HDL设计的多功能数字钟
Verilog HDL
硬件描述语言
FPGA
动态扫描数字钟电路设计与制作
数字钟
动态扫描
电路设计
自主实验
一种基于单片机的多功能数字钟
数字钟
MSP430
闹钟
遥控
温度显示
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多功能数字钟电路的制作
来源期刊 电子质量 学科 工学
关键词 现场可编程逻辑器件 Verilog HDL 多功能数字时钟 Quartus II
年,卷(期) 2013,(12) 所属期刊栏目
研究方向 页码范围 37-40
页数 4页 分类号 TP386
字数 1948字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄姗姗 南京理工大学电光学院 3 5 2.0 2.0
2 李骏 南京理工大学电光学院 3 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (8)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (2)
二级引证文献  (0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程逻辑器件
Verilog HDL
多功能数字时钟
Quartus II
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
广州市五羊新城广兴花园32号一层
46-39
1980
chi
出版文献量(篇)
7058
总下载数(次)
32
总被引数(次)
15176
论文1v1指导