基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了精密时钟同步协议(PTP)的原理.本文精简了该协议,设计并实现了一种低成本、高精度的时钟同步系统方案.该方案中,本地时钟单元、时钟协议模块、发送缓冲、接收缓冲以及系统打时标等功能都在FPGA中实现.经过测试,该方案能够实现ns级同步精度.该方案成本低,并且易于扩展,非常适合局域网络时钟同步的应用领域.
推荐文章
基于FPGA的处理器间高精度时钟同步通信机制
FPGA
同步通信
处理器
时钟信号
基于FPGA的GPS同步时钟装置的设计
GPS
同步时钟
秒脉冲(PPS)
FPGA
基于FPGA的同步时钟报文检测电路的设计
IEEE 1588协议
MII接口
网络时钟同步
同步报文检测
基于FPGA的提取位同步时钟DPLL设计
全数字锁相环
曼彻斯特码
Verilog硬件描述语言
位同步
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高精度同步时钟系统设计
来源期刊 单片机与嵌入式系统应用 学科 工学
关键词 FPGA VHDL PTP 时钟同步
年,卷(期) 2013,(11) 所属期刊栏目 专题论述
研究方向 页码范围 7-10
页数 4页 分类号 TP393
字数 3122字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 龚光华 清华大学工程物理系 21 64 4.0 6.0
10 谌普江 清华大学工程物理系 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (16)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
VHDL
PTP
时钟同步
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
单片机与嵌入式系统应用
月刊
1009-623X
11-4530/V
大16开
北京海淀区学院路37号《单片机与嵌入式系统应用》杂志社
2-765
2001
chi
出版文献量(篇)
7244
总下载数(次)
21
总被引数(次)
40339
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导