基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在传统MD5算法中,最影响执行速度的步骤是对关键路径变量B的求取.为提高算法的执行速度,对关键路径进行优化,将加法运算分成两步,由此缩短B的求取时间.用Verilog语言描述改进算法的硬件结构,并对其进行综合.实验结果表明,该电路的面积为85 678 μm2、频率为142.8 MHz,与传统算法相比,改进算法的执行速度提高了1.989倍.
推荐文章
一种基于MD5硬件Key的票据号产生方法
MD5算法
加密处理器
密钥
商业票据
基于FPGA生成MD5算法中常数Ti的研究
梅西算法
小项和表示法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Hash函数的MD5算法研究和硬件实现
来源期刊 计算机工程 学科 工学
关键词 MD5算法 Verilog硬件描述语言 Hash函数 循环计算 关键路径 工作频率
年,卷(期) 2013,(3) 所属期刊栏目 安全技术
研究方向 页码范围 137-141
页数 5页 分类号 TP301.6
字数 3116字 语种 中文
DOI 10.3969/j.issn.1000-3428.2013.03.027
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 洪琪 安徽大学电子信息工程学院 19 27 3.0 4.0
2 周琴琴 安徽大学电子信息工程学院 1 9 1.0 1.0
3 王永亮 安徽大学电子信息工程学院 1 9 1.0 1.0
4 陈高峰 安徽大学电子信息工程学院 3 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (21)
参考文献  (8)
节点文献
引证文献  (9)
同被引文献  (18)
二级引证文献  (14)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(3)
  • 参考文献(2)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(5)
  • 引证文献(1)
  • 二级引证文献(4)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(6)
  • 引证文献(3)
  • 二级引证文献(3)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
MD5算法
Verilog硬件描述语言
Hash函数
循环计算
关键路径
工作频率
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
总被引数(次)
317027
论文1v1指导