作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
异构双核SoC采用SPARC V8处理器加专用DSP的架构,根据其应用特点,设计了SPARC V8处理器与专用DSP之间互斥通讯机制.并完成了SPARC V8处理器的状态控制设计与优化、外部存储控制器的接口优化设计,以及SoC的整体功能验证.FPGA实验结果表明,异构双核SoC功能正确可靠,有效地提高了系统的效能比.
推荐文章
异构双核SoC软件调试环境的研究与设计
异构双核SoC
仿真器
远程调试
USB
JTAG
双核SoC芯片扫描链测试设计与实现
可测性设计
扫描链测试
双核
片上时钟控制
异构双核SoC软件调试环境的研究与设计
异构双核SoC
仿真器
远程调试
USB
JTAG
基于SoC FPGA异构平台的魔方快速还原系统设计与实现
SoC FPGA
颜色识别
魔方还原
二阶段算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异构双核SoC设计与实现
来源期刊 电子产品世界 学科
关键词 异构双核 SoC 核间通信 验证
年,卷(期) 2013,(1) 所属期刊栏目
研究方向 页码范围 57-58
页数 分类号
字数 1858字 语种 中文
DOI 10.3969/j.issn.1005-5517.2013.1.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李爽 35 136 6.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (18)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (5)
二级引证文献  (5)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
异构双核
SoC
核间通信
验证
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子产品世界
月刊
1005-5517
11-3374/TN
大16开
北京市复兴路15号138室
82-552
1993
chi
出版文献量(篇)
11765
总下载数(次)
14
论文1v1指导