作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于fpga设计了一个分频器,通过修改程序中的分频系数N,可以实现一定范围内的任意整数分频,且占空比保持为50%.除了任意整数分频模块外,整个系统还包括了频率测量模块和数码管动态显示模块.
推荐文章
基于FPGA的等占空比任意整数分频器的设计
FPGA
整数分频器
等占空比
电路仿真
基于CPLD/FPGA的半整数分频器的设计
FPGA
2.5分频器
1.5分频器
半整数分频器
分频系数为半整数分频器的CPLD设计
数字逻辑电路设计 VHDL 硬件 描述语言 CPLD CAD
基于FPGA的小数分频器的实现
小数分频器
频率合成
FPGA
Verilog-HDL
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的任意整数分频器的设计
来源期刊 福建电脑 学科
关键词 fpga 分频器 占空比 Verilog HDL 频率测量 数码管显示
年,卷(期) 2013,(7) 所属期刊栏目 应用与开发
研究方向 页码范围 132-134
页数 3页 分类号
字数 2467字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 黄国达 仰恩大学计算机与信息学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (10)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (12)
二级引证文献  (9)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(4)
  • 引证文献(2)
  • 二级引证文献(2)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
fpga
分频器
占空比
Verilog HDL
频率测量
数码管显示
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
福建电脑
月刊
1673-2782
35-1115/TP
大16开
福州市华林邮局29号信箱
1985
chi
出版文献量(篇)
21147
总下载数(次)
86
总被引数(次)
44699
论文1v1指导