原文服务方: 微电子学与计算机       
摘要:
实现了一种五端口三速以太网交换控制器IP的SoC体系架构,介绍了SoC架构中各关键模块的实现方案,提出了一种基于链式DM A的高效共享缓存结构的工作机制和体系架构,实现了以太网交换控制器高带宽、低延时的数据传输.FPGA系统验证结果表明提出的架构具有较低开销下的最高930.5M bps的高速无阻塞线速转发的能力,并完成了该以太网交换控制器IP的SoC物理实现.
推荐文章
基于FPGA的千兆以太网交换芯片的设计
千兆以太网
二层交换
FPGA
基于FPGA的千兆以太网设计
千兆以太网
FPGA
PHY
TCP/IP
千兆以太网中IP数据传输技术研究
千兆以太网
MAC接收控制器
VSC8224
EP2S30
USB 3.0/千兆以太网转换器的设计
高速
USB
以太网
转换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 千兆以太网交换控制器 IP的设计实现
来源期刊 微电子学与计算机 学科
关键词 三速以太网 交换控制器 链式DMA 共享缓存结构
年,卷(期) 2014,(4) 所属期刊栏目
研究方向 页码范围 160-163
页数 4页 分类号 TP492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴斌 中国科学院微电子研究所 161 2294 16.0 45.0
2 叶甜春 中国科学院微电子研究所 200 911 14.0 18.0
3 潘志鹏 中国科学院微电子研究所 6 25 3.0 4.0
4 郝庆瑞 中国科学院微电子研究所 1 3 1.0 1.0
5 尉志伟 中国科学院微电子研究所 3 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (3)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (18)
二级引证文献  (9)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(4)
  • 引证文献(1)
  • 二级引证文献(3)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
三速以太网
交换控制器
链式DMA
共享缓存结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导