基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对序列密码算法中非线性布尔函数硬件实现资源占用大、结构复杂等问题,深入分析shannon分解定理及布尔函数的操作特征,设计处理布尔函数运算的基本结构—高级可编程逻辑单元.在此基础上提出了高次非线性布尔函数处理架构并对算法进行了适配.架构的性能分析表明,与传统方式相比,该架构对非线性布尔函数具有良好的适配性且资源消耗降低25%.
推荐文章
完全非线性广义布尔函数
广义布尔函数
线性
非线性
覆盖
一种改进LMSTDE算法的硬件设计与实现
时延估计
LMSTDE算法
FPGA实现
流水线
一种激励函数的硬件仿真实现
神经网络
激励函数
硬件仿真
差分电路
一种模拟传感器非线性校正电路设计
非线性
函数变换
曲线拟合
硬件校正
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种改进的非线性布尔函数硬件设计与实现
来源期刊 计算机应用与软件 学科 工学
关键词 序列密码 非线性布尔函数 shannon分解 高级可编程逻辑单元
年,卷(期) 2014,(7) 所属期刊栏目 算法
研究方向 页码范围 283-285,302
页数 4页 分类号 TP309
字数 3116字 语种 中文
DOI 10.3969/j.issn.1000-386x.2014.07.073
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴紫彬 39 133 6.0 10.0
2 常忠祥 6 4 1.0 1.0
3 张鹏 11 71 5.0 8.0
4 纪祥君 1 2 1.0 1.0
5 陈迅 3 12 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (16)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (8)
二级引证文献  (1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
序列密码
非线性布尔函数
shannon分解
高级可编程逻辑单元
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导