基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文详细介绍了AD9517在高速采样系统中实现采样时钟设计的应用实现过程,重点分析了高速采样时钟的设计方法,从设计经验的角度剖析了设计实现的关键过程和注意事项,其描述的内容对实际应用设计具有指导作用。
推荐文章
基于FPGA的高速AD采样设计
FPGA
高速AD
AD9516_4有效位数
基于FPGA的高速多通道AD采样系统的设计与实现
光刻机
AD7606
多通道采样系统
状态机
基于CMMB系统的频率和采样时钟同步设计
CMMB
频率偏差
采样时钟频率偏差
基于FPGA高速并行采样技术的研究
交错采样
高速采样时钟
同步接收
信号处理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于AD9517的高速采样时钟设计
来源期刊 工业技术创新 学科 工学
关键词 高速采样 VCO FPGA
年,卷(期) 2014,(4) 所属期刊栏目 技术及创新
研究方向 页码范围 460-464
页数 5页 分类号 TB556
字数 3733字 语种 中文
DOI 10.14103/j.issn.2095-8412.2014.04.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曹淑玉 中国电子科技集团公司第四十一研究所 2 2 1.0 1.0
2 白月胜 中国电子科技集团公司第四十一研究所 6 10 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (31)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(5)
  • 参考文献(1)
  • 二级参考文献(4)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速采样
VCO
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
工业技术创新
双月刊
2095-8412
10-1231/F
16开
北京市海淀区紫竹院路66号赛迪大厦18层
2014
chi
出版文献量(篇)
1276
总下载数(次)
4
总被引数(次)
1926
论文1v1指导