基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
DDR3 SDRAM是第三代双倍数据传输速率同步动态随机存储器,以其大容量、高速率和良好的兼容性得到了广泛应用.文中介绍了DDR3的特点和操作原理,以及利用MIG软件工具在Virtex-6系列FPGA中实现DDR3 SDRAM控制器的设计方法,并进行硬件测试.验证了DDS3控制器的可行性,其工作稳定、占用资源少、可植性强等.
推荐文章
基于FPGA和DDR3 SDRAM的大规模查找表设计与实现
电子
查找表
DDR3SDRAM控制器
状态机
SignalTapⅡ逻辑分析仪
基于FPGA的DDR3控制器设计
FPGA
DDR3 SDRAM控制器
MIG
ISim
基于Kintex-7 FPGA的DDR3 SDRAM接口应用研究
DDR3SDRAM
FIFO
FPGA
遍历状态机
基于FPGA的DDR3SDRAM控制器的设计与优化
FPGA
DDR3 SDRAM
MIG
读写控制器
状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的DDR3 SDRAM控制器设计及实现
来源期刊 电子科技 学科 工学
关键词 FPGA DDR3 SDRAM控制器 MIG
年,卷(期) 2014,(1) 所属期刊栏目 电子·电路
研究方向 页码范围 70-73
页数 4页 分类号 TN79
字数 1625字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张刚 西安电子科技大学电子工程学院 3 69 3.0 3.0
2 贾建超 西安电子科技大学电子工程学院 3 73 2.0 3.0
3 赵龙 西安电子科技大学电子工程学院 3 58 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (27)
参考文献  (4)
节点文献
引证文献  (55)
同被引文献  (64)
二级引证文献  (80)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(5)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(5)
  • 二级引证文献(0)
2014(5)
  • 引证文献(5)
  • 二级引证文献(0)
2015(12)
  • 引证文献(10)
  • 二级引证文献(2)
2016(18)
  • 引证文献(8)
  • 二级引证文献(10)
2017(22)
  • 引证文献(12)
  • 二级引证文献(10)
2018(31)
  • 引证文献(13)
  • 二级引证文献(18)
2019(36)
  • 引证文献(6)
  • 二级引证文献(30)
2020(11)
  • 引证文献(1)
  • 二级引证文献(10)
研究主题发展历程
节点文献
FPGA
DDR3 SDRAM控制器
MIG
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导