基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对SDRAM(Synchronous Dynamic Random Access Memory)在缓存图像数据时时序的控制比较复杂的问题,在研究SDRAM的特点和原理的基础上,提出了一种基于现场可编程逻辑器件FPGA(Field Programmable Gate Array)为核心的SDRAM控制器的设计方案。采用分模块的思想,把SDRAM的控制分成不同的功能模块,各模块之间通过信号状态线相互关联,并且相关模块利用状态机来控制整个时序的过程。另外,为了提高SDRAM的缓存速度,选择了SDRAM工作在页突发操作模式下,使SDRAM的读写速度有了大幅的提升。整个控制系统经过仿真和在线逻辑分析仪验证表明:控制器能准确地对SDRAM进行读写控制,稳定可靠,可应用于不同的高速缓存系统。
推荐文章
基于FPGA的SDRAM控制器的设计和实现
大容量存储器
SDRAM控制器
时序分析
基于FPGA的DDR SDRAM控制器设计与实现
FPGA
DDR SDRAM
存储器
控制器
DDR SDRAM控制器的设计与实现
FPGA
片上系统
DDR内存储器
控制器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的SDRAM控制器设计与实现
来源期刊 电子与封装 学科 工学
关键词 SDRAM FPGA 模块化控制 状态机 页突发
年,卷(期) 2014,(10) 所属期刊栏目
研究方向 页码范围 20-24
页数 5页 分类号 TP332
字数 2854字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘鹏 长春理工大学空地激光通信技术国防重点学科实验室 58 393 10.0 18.0
2 王晓曼 长春理工大学空地激光通信技术国防重点学科实验室 85 478 10.0 19.0
3 仵宗钦 长春理工大学电子信息工程学院 6 26 3.0 5.0
4 王奇 长春理工大学电子信息工程学院 7 28 3.0 5.0
5 张立媛 长春理工大学电子信息工程学院 8 33 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (66)
参考文献  (9)
节点文献
引证文献  (14)
同被引文献  (43)
二级引证文献  (11)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(5)
  • 参考文献(0)
  • 二级参考文献(5)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(4)
  • 参考文献(2)
  • 二级参考文献(2)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(5)
  • 参考文献(3)
  • 二级参考文献(2)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(6)
  • 引证文献(6)
  • 二级引证文献(0)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(7)
  • 引证文献(4)
  • 二级引证文献(3)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
SDRAM
FPGA
模块化控制
状态机
页突发
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与封装
月刊
1681-1070
32-1709/TN
大16开
江苏无锡市惠河路5号(208信箱)
2002
chi
出版文献量(篇)
3006
总下载数(次)
24
总被引数(次)
9543
论文1v1指导