基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章以嵌入式和数据采集技术为基础,研究设计并实现了基于ARM+FPGA体系架构面向高速实时数据采集应用的一种实用新型智能控制器。本文阐述了主处理器ARM最小系统、协处理器FPGA最小系统和ARM与FPGA通信接口等硬件系统技术的实现,以及Linux FPGA字符设备驱动程序开发、协处理器FPGA控制程序和主处理器ARM应用程序设计。智能控制器运用FPGA并行运算处理结构的优势,控制ADC进行高速数据采集。FPGA还可配置成软核处理器-Nios II嵌入式处理器,与ARM构成双核处理器系统。智能控制器通过ARM实现对FPGA的管理控制、实时数据采集和丰富外围接口的通信。
推荐文章
基于FPGA的高速实时数据采集系统设计
数据采集系统
FPGA
DSP
FIFO
多通道高速实时数据采集与处理平台的设计
FPGA&DSP
多通道
实时处理
时序分配
基于FPGA的高速实时数据采集系统设计
FPGA
Verilog HDL
FIFO
数据采集
基于USB 2.0的高速实时数据采集系统设计
USB 2.0
数据采集
固件
驱动
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速实时数据采集智能控制器的设计与实现
来源期刊 电子技术 学科
关键词 ARM FPGA 智能控制器 高速实时数据采集
年,卷(期) 2014,(5) 所属期刊栏目 电子技术设计与应用
研究方向 页码范围 28-32
页数 5页 分类号
字数 3069字 语种 中文
DOI 10.3969/j.issn.1000-0755.2014.05.09
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 朱健 中国科学技术大学自动化系 10 57 4.0 7.0
2 方传杰 中国科学技术大学自动化系 2 5 1.0 2.0
3 房志东 中国科学技术大学自动化系 2 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (4)
同被引文献  (21)
二级引证文献  (19)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(4)
  • 引证文献(2)
  • 二级引证文献(2)
2018(10)
  • 引证文献(1)
  • 二级引证文献(9)
2019(6)
  • 引证文献(0)
  • 二级引证文献(6)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
ARM
FPGA
智能控制器
高速实时数据采集
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
总被引数(次)
22245
论文1v1指导