基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
作为分析和验证电路时序行为的重要手段,静态时序分析( STA)技术在深亚微米级ASIC设计中得到了广泛的应用,而正确的时序约束输入是时序分析工具给出正确结果的必要条件之一。文中在介绍 STA 原理的基础上,以一款H.264/AVC解码芯片为例,分析了解码芯片的时钟结构等时序信息,详细介绍了时钟定义、端口信号等关键时序约束,并重点介绍了PLL时钟偏差的约束设计。时序分析工具PT分析及与动态仿真的交叉验证的结果表明,解码芯片时序约束设计完整、正确。
推荐文章
基于SoC平台的H.264/MPEG-4 AVC解码器设计
H.264/MPEG-4 AVC
解码器
SoC
LEON3
H.264/AVC解码中帧内预测的硬件实现
帧内预测
视频解码系统
帧场自适应
一种H.264/AVC解码器关键技术的设计
H.264/AVC
解码器
关键技术
VLSI/ASIC/SoC
一种H.264/AVC解码器中IQ/IDCT的模块设计
H.264/AVC
亮度
色度
IQ/IDCT
模块设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于H .264/AVC解码芯片的静态时序分析约束设计
来源期刊 计算机技术与发展 学科 工学
关键词 解码芯片 静态时序分析 约束
年,卷(期) 2014,(5) 所属期刊栏目 智能、算法、系统工程
研究方向 页码范围 90-94
页数 5页 分类号 TP39
字数 2585字 语种 中文
DOI 10.3969/j.issn.1673-629X.2014.05.022
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田泽 122 777 15.0 20.0
2 郭蒙 5 58 3.0 5.0
3 刘宁宁 6 24 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (21)
参考文献  (8)
节点文献
引证文献  (3)
同被引文献  (8)
二级引证文献  (0)
1966(2)
  • 参考文献(0)
  • 二级参考文献(2)
1990(2)
  • 参考文献(0)
  • 二级参考文献(2)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(4)
  • 参考文献(1)
  • 二级参考文献(3)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
解码芯片
静态时序分析
约束
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导