作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中, SRIO 总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源模块和时钟模块,设计了一种SRIO总线交换模块。通过DSP 与FPGA之间的数据传输实验,验证了SRIO交换模块进行数据传输的性能,并分析了实测值与理论值存在差异的原因,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。
推荐文章
一种SRIO交换器内部网络设计
SRIO交换器
交换网络
传输层包
跨时钟域
仲裁
基于SRIO总线的全交换路由设计与实现
SRIO总线
全交换路由
交换芯片
PowerPC
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于CPS1848的SRIO总线交换模块设计
来源期刊 无线电工程 学科 工学
关键词 SRIO总线 CPS1848 SRIO交换
年,卷(期) 2014,(10) 所属期刊栏目 专题技术与工程应用
研究方向 页码范围 73-76
页数 4页 分类号 TP336
字数 3023字 语种 中文
DOI 10.3969/j.issn.1003-3106.2014.10.19
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马友科 中国电子科技集团公司第五十四研究所 3 27 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (30)
参考文献  (11)
节点文献
引证文献  (17)
同被引文献  (38)
二级引证文献  (14)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(5)
  • 参考文献(0)
  • 二级参考文献(5)
2009(5)
  • 参考文献(1)
  • 二级参考文献(4)
2010(5)
  • 参考文献(2)
  • 二级参考文献(3)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(7)
  • 参考文献(7)
  • 二级参考文献(0)
2014(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(5)
  • 引证文献(4)
  • 二级引证文献(1)
2018(7)
  • 引证文献(4)
  • 二级引证文献(3)
2019(11)
  • 引证文献(3)
  • 二级引证文献(8)
2020(4)
  • 引证文献(2)
  • 二级引证文献(2)
研究主题发展历程
节点文献
SRIO总线
CPS1848
SRIO交换
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导