基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对Virtex-5 FXT系列FPGA中具有两个PowerPC440嵌入式处理器内核的特点,文中提出一种“主-从”异构式控制模型架构的嵌入式雷达控制器设计方法.该方法采用FC、sRIO等高速串行传输技术提高了控制器接口带宽,并通过预先任务规划,充分发挥了两个PowerPC处理器的性能,设计成本与已有解决方案相比显著降低.应用表明,该控制器整体性能明显提高,可满足现代相控阵雷达提出的微秒级响应与吉比特级传输要求.
推荐文章
FPGA片上PowerPC系统设计
PowerPC405处理器
片上外围总线(OPB)
Xilinx(R) EDK集成开发环境
PowerPC 60x总线的存储器控制器的设计与实现
PowerPC 60x总线
存储器控制器
复杂可编程逻辑器件
嵌入式系统
PowerPC桥/存储器控制器FPGA验证平台的设计
FPGA
验证平台
软硬件协同测试
PowerPC桥/存储器控制器
基于片上可编程系统的永磁同步电机控制器的设计与实现
控制器
永磁同步电机
片上可编程系统
空间矢量控制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 片上异构双PowerPC雷达控制器的设计与应用
来源期刊 现代雷达 学科 工学
关键词 雷达控制器 多核处理器 异构架构 非对称多处理 光纤通道
年,卷(期) 2014,(6) 所属期刊栏目 信号/数据处理
研究方向 页码范围 35-38,44
页数 5页 分类号 TN954.2
字数 4397字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 施海锋 5 13 2.0 3.0
2 柏玉娴 2 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (23)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
雷达控制器
多核处理器
异构架构
非对称多处理
光纤通道
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导