作者:
原文服务方: 计算机测量与控制       
摘要:
为了实现一种基于FPGA及片上系统(SOC)的智能以太网接口设计,在FPGA内集成了PowerPC440硬核处理器、以太网络接口控制器IP (TEMAC)、DDR2控制器、通用串行接口IP核及定时器等;该设计使用Verilog HDL硬件描述语言,在ISE12.4下的嵌入式集成开发环境XPS下进行IP核定制、系统的集成设计、综合、布局布线,在Model Sim下完成功能、时序仿真,在SDK环境下完成片上系统软件程序的开发;最后在XILINX的Virtex-5系列FPGA器件上实现了具有千兆以太网络接口的智能片上系统,智能网络接口具有可重配置、可扩展性、灵活性、兼容性、功耗低等优点.
推荐文章
基于PM3388和FPGA的网络接口设计
FPGA
千兆以太网
线路接口卡
PM3388
基于FPGA的ISDN U接口模块设计
ISDN
U接口
S/T接口
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的智能网络接口设计
来源期刊 计算机测量与控制 学科
关键词 片上系统 网络接口控制器 IP核
年,卷(期) 2014,(6) 所属期刊栏目 算法、设计与应用
研究方向 页码范围 1884-1886
页数 3页 分类号 TP334
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张兴堂 4 8 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (3)
同被引文献  (24)
二级引证文献  (11)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(5)
  • 引证文献(1)
  • 二级引证文献(4)
2019(3)
  • 引证文献(0)
  • 二级引证文献(3)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
片上系统
网络接口控制器
IP核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导