基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
视频编码存储器接口是H.264高清视频编码系统的关键模块,用于快速高效地存储和读取编码过程中产生的大量中间数据(其中主要包括运动估计、宏块信息、去块滤波和码流数据等)。目前普遍采用的片外SRAM或SDRAM进行数据缓存的方案工作频率低,大数据量和编码实时性需求难以满足,这使得高清存储接口的性能成为系统设计的瓶颈。文中提出了基于DDR2控制器的存储接口方案设计和电路实现,还系统地描述了存储器接口的时序。通过后仿真验证和流片测试,证明文中提出的设计方案,划分存储器接口的子模块结构合理;实现的电路能有效地完成高清视频实时编码。
推荐文章
基于FFmpeg的视频编码存储研究与实现
嵌入式系统
交叉编译
视频编码存储
浅析高清视频的编码与封装技术
高清
视频编码
封装格式
基于FPGA的高清视频信号存储模块设计
高清电子内窥镜
FPGA
串行高级技术接口协议
CRC-32
链路层
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高清视频编码存储接口的设计与实现
来源期刊 计算机技术与发展 学科 工学
关键词 高清视频 固件 控制器 运动估计 宏块 仲裁 自测试
年,卷(期) 2014,(10) 所属期刊栏目 智能、算法、系统工程
研究方向 页码范围 75-79
页数 5页 分类号 TP302
字数 3911字 语种 中文
DOI 10.3969/j.issn.1673-629X.2014.10.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田泽 46 134 6.0 9.0
2 卢俊 1 1 1.0 1.0
3 陈威宇 1 1 1.0 1.0
4 杜斐 2 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (29)
共引文献  (49)
参考文献  (9)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (0)
1996(3)
  • 参考文献(0)
  • 二级参考文献(3)
1998(6)
  • 参考文献(0)
  • 二级参考文献(6)
1999(6)
  • 参考文献(0)
  • 二级参考文献(6)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(3)
  • 参考文献(2)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(2)
  • 二级参考文献(1)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高清视频
固件
控制器
运动估计
宏块
仲裁
自测试
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导