原文服务方: 现代电子技术       
摘要:
以DDR高速总线为例,通过对DDR源同步时序的分析,以此提供一个高速PCB设计中高速总线时序完整的分析方法,从而使设计中的高速总线频率达到真正高速度和大的时序裕量。在此创新地在时序分析过程打破纯粹的理论公式推导,结合仿真分析软件,采用理论计算和仿真图形相结合的方法,使时序分析变得更加简化和直观。这种分析方法在其他高速总线分析中也得到广泛应用,并在实践中得到有效验证。
推荐文章
基于Cadence的源同步时序仿真
信号完整性
源同步时序
Cadence
基于Cadence的DDRⅡ仿真设计
拓扑
仿真
信号完整性
信号质量
时序
基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真
高速PCB设计
信号完整性
反射
串扰
时序
SI分析及仿真
同步时序机快速状态加全模拟算法研究
状态加全模拟
同步时序机
路径驱动
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Cadence的DDR源同步时序仿真研究
来源期刊 现代电子技术 学科
关键词 时序完整性 建立时间 保持时间 飞行时间 缓冲延时
年,卷(期) 2014,(8) 所属期刊栏目 计算机应用技术 -- 集成电路与微电子技术
研究方向 页码范围 75-78
页数 4页 分类号 TN710-34
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 范朝元 3 18 2.0 3.0
2 唐万明 3 18 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (19)
参考文献  (3)
节点文献
引证文献  (12)
同被引文献  (42)
二级引证文献  (5)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(6)
  • 参考文献(1)
  • 二级参考文献(5)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(5)
  • 引证文献(5)
  • 二级引证文献(0)
2019(5)
  • 引证文献(3)
  • 二级引证文献(2)
2020(4)
  • 引证文献(1)
  • 二级引证文献(3)
研究主题发展历程
节点文献
时序完整性
建立时间
保持时间
飞行时间
缓冲延时
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导