基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
传统的数字锁相环电路通过相位比较器控制添/扣门调整分频器计数脉冲从而调整相位,但每次仅能调整一步.这不能满足快速建立位同步的要求且对相位调整的步进也缺乏灵活性.提出了用可编程器件实现改进型数字锁相环的方案,使得相位比较器在判决的同时计算出分频器分频计数值误差,并用得出的误差值去补偿分频器的分频计数值.同时将分频器、添门务扣门合并为一个可以加载不同模值的可变模分频器,解决了原来数字锁相环位同步建立慢的缺点.该方法通过VHDL语言实现,并在Quartus Ⅱ上验证通过,实现了位同步信号的提取.
推荐文章
基于数字锁相环的无人机测控链通用位同步方法
无人机测控链
位同步
数字锁相环
基于FPGA的积分型数字锁相环的设计与实现
积分型数字鉴相器
数字锁相环
时钟提取
现场可编程逻辑门阵列
基于全数字锁相环的MFSK信号盲解调算法
非协作通信
多进制数字频率调制
全数字锁相环
盲解调
基于CPLD的低频信号全数字锁相环设计
低频时钟信号
全数字锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字锁相环提取位同步信号的改进与实现
来源期刊 无线电通信技术 学科 工学
关键词 位同步 数字锁相环 可变模分频器
年,卷(期) 2015,(1) 所属期刊栏目 工程实践及应用技术
研究方向 页码范围 74-76
页数 3页 分类号 TN914.3
字数 1530字 语种 中文
DOI 10.3969/j.issn.1003-3114.2015.01.20
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋春林 同济大学电子与信息工程学院 46 147 8.0 9.0
2 董航 同济大学电子与信息工程学院 3 14 2.0 3.0
3 何文青 同济大学电子与信息工程学院 1 8 1.0 1.0
4 周英华 1 8 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (20)
共引文献  (24)
参考文献  (6)
节点文献
引证文献  (8)
同被引文献  (13)
二级引证文献  (7)
1981(1)
  • 参考文献(0)
  • 二级参考文献(1)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2015(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(4)
  • 引证文献(2)
  • 二级引证文献(2)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
位同步
数字锁相环
可变模分频器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电通信技术
双月刊
1003-3114
13-1099/TN
大16开
河北省石家庄市中山西路589号
18-149
1972
chi
出版文献量(篇)
2815
总下载数(次)
6
总被引数(次)
11314
论文1v1指导