基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决面向特定的应用场景下,嵌入式处理器处理能力不足的问题,针对片上SoC系统设计了一款硬件加速器,通过对系统算法进行深入分析,确定了硬件加速器的功能需求,并基于AMBA(Advanced Microcontroller Bus Architecture)总线架构设计了相关接口,使其符合AMBA总线协议的时序要求.在完成RTL代码之后,通过对电路进行仿真进一步验证了硬件加速器的时序功能与逻辑功能.仿真结果表明硬件加速器确实提高了系统整体的数据处理性能与算法程序的执行效率.
推荐文章
一种KNN算法的可重构硬件加速器设计
K近邻算法
现场可编程门阵列
可重构硬件
并行计算
基于FPGA的卷积神经网络硬件加速器设计空间探索研究
卷积神经网络硬件加速器
设计空间探索
细粒度流水线
基于MobileNet-SSD目标检测算法的硬件加速器设计
目标检测
FPGA
加速器
软硬件协同设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于AMBA总线的SoC硬件加速器设计
来源期刊 无线电通信技术 学科 工学
关键词 SoC 硬件加速 AMBA总线 IC设计
年,卷(期) 2015,(1) 所属期刊栏目 综合电子信息技术
研究方向 页码范围 71-73
页数 3页 分类号 TN402
字数 2738字 语种 中文
DOI 10.3969/j.issn.1003-3114.2015.01.19
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李斌 中国电子科技集团公司第五十四研究所 89 251 10.0 12.0
2 闫启政 中国电子科技集团公司第五十四研究所 1 3 1.0 1.0
3 沈贵元 2 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (29)
共引文献  (43)
参考文献  (11)
节点文献
引证文献  (3)
同被引文献  (18)
二级引证文献  (5)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(3)
  • 参考文献(0)
  • 二级参考文献(3)
2000(3)
  • 参考文献(1)
  • 二级参考文献(2)
2002(3)
  • 参考文献(2)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(4)
  • 参考文献(1)
  • 二级参考文献(3)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(4)
  • 参考文献(2)
  • 二级参考文献(2)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
SoC
硬件加速
AMBA总线
IC设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电通信技术
双月刊
1003-3114
13-1099/TN
大16开
河北省石家庄市中山西路589号
18-149
1972
chi
出版文献量(篇)
2815
总下载数(次)
6
总被引数(次)
11314
论文1v1指导