基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文以一个14位,转换速率250 MSPS的模数转换器(ADC)为信号终端,提出了一种提高高速ADC时钟电路稳定性的解决方案.方案使用AD9517-1作为时钟分配芯片,为芯片设计了一款中心频率250 MHz,相位噪声-98.7 dBc/Hz的三阶环路滤波器.信号输出性噪比(SNR)70.12 dB,时钟抖动282 fs rms,带宽496 fs rms.通过分析时钟信号的过冲和反射现象,对输出信号进行了基于低温共烧陶瓷工艺(LTCC)的微带线复数阻抗匹配和仿真.
推荐文章
基于OMAPL138的高速信号处理系统信号完整性分析
信号完整性
OMAPL138
反射
串扰
电源完整性
高速PCB信号完整性仿真分析
信号完整性 信号完整性仿真
IBIS
串扰
基于Cadence_Allegro的高速PCB设计信号完整性分析与仿真
高速PCB设计
信号完整性
反射
串扰
时序
SI分析及仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于AD9517-1的高速时钟系统稳定性设计与信号完整性分析
来源期刊 天津理工大学学报 学科 工学
关键词 时钟系统 高速电路 环路滤波器 微带线 阻抗匹配
年,卷(期) 2015,(5) 所属期刊栏目
研究方向 页码范围 16-20
页数 5页 分类号 TN830.3
字数 2523字 语种 中文
DOI 10.3969/j.issn.1673-095X.2015.005.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴宪顺 天津大学电子信息工程学院 5 7 2.0 2.0
2 庄晴光 天津大学电子信息工程学院 5 5 1.0 2.0
3 俞一超 天津大学电子信息工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (81)
参考文献  (8)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (3)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(5)
  • 参考文献(1)
  • 二级参考文献(4)
2011(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
时钟系统
高速电路
环路滤波器
微带线
阻抗匹配
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
天津理工大学学报
双月刊
1673-095X
12-1374/N
大16开
天津市西青区宾水西道391号
1984
chi
出版文献量(篇)
2405
总下载数(次)
4
总被引数(次)
13943
论文1v1指导