基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
存介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成.利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性.
推荐文章
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
高速DDR3存储控制器的时钟偏差控制和优化
DDR3存储控制器
布图布局
时钟树
手动干预
时钟偏差
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的DDR3控制器设计
来源期刊 电子科技 学科 工学
关键词 FPGA DDR3 SDRAM控制器 MIG ISim
年,卷(期) 2015,(7) 所属期刊栏目 电子·电路
研究方向 页码范围 41-43
页数 3页 分类号 TN79|TP391
字数 1684字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2015.07.013
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 焦淑红 哈尔滨工程大学信息与通信工程学院 72 432 12.0 16.0
2 程仁涛 哈尔滨工程大学信息与通信工程学院 1 15 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (32)
参考文献  (7)
节点文献
引证文献  (15)
同被引文献  (20)
二级引证文献  (28)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(2)
  • 参考文献(1)
  • 二级参考文献(1)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2016(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(5)
  • 引证文献(4)
  • 二级引证文献(1)
2018(14)
  • 引证文献(5)
  • 二级引证文献(9)
2019(18)
  • 引证文献(2)
  • 二级引证文献(16)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
FPGA
DDR3 SDRAM控制器
MIG
ISim
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导