基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对IEEE 802.11n标准中LDPC码多码率、多码长的特点,提出了一种基于ASIP架构的LDPC译码器设计方案.该译码器采用优化的分层译码算法、11级流水线技术以及基于ASIP结构的微指令技术,实现了4种不同码率、3种不同码长的LDPC译码功能.采用TSMC 0.18 μmCMOS工艺进行物理实现,该译码器芯片面积为3.65 mm2.测试结果表明,该设计满足IEEE802.11n标准的译码要求.
推荐文章
一种结构化LDPC码的部分并行译码器设计
CCSDS标准
LDPC码
部分并行译码器
一种高效的多码率LDPC译码器的设计
LDPC
CMMB
最小和算法
FPGA
基于遗传算法改进的LDPC码译码器结构
低密度奇偶校验码
置信传播译码算法
卷积神经网络
遗传算法
流水线式LDPC译码器的FPGA设计与仿真
LDPC
译码器
流水线
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于ASIP结构的LDPC译码器芯片设计
来源期刊 微电子学 学科 工学
关键词 IEEE 802.11n标准 LDPC ASIP LBP
年,卷(期) 2015,(1) 所属期刊栏目 电器与系统设计
研究方向 页码范围 50-53
页数 分类号 TN492
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 唐明良 重庆大学城市科技学院 12 26 3.0 4.0
2 张红梅 重庆大学城市科技学院 17 148 5.0 12.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (2)
1962(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
IEEE 802.11n标准
LDPC
ASIP
LBP
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学
双月刊
1004-3365
50-1090/TN
大16开
重庆市南坪花园路14号24所
1971
chi
出版文献量(篇)
3955
总下载数(次)
20
总被引数(次)
21140
论文1v1指导