基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足某数模转换器(Analog-Digital Converter,ADC)测试平台的需求,设计并实现了一种基于通用串行总线(Universal Serial Bus,USB)接口的双通道数据采集测试系统.该系统以现场可编程门阵列(Field Programmable Gate Array,FPGA)为核心,采用高速静态随机存储器(Static Random Access Memory,SRAM)作为数据缓存,支持多种触发模式和数据采集模式,同时兼容多种数据缓存长度的设置.系统采用CYPRESS公司USB芯片的Slave FIFO模式实现数据的传输和指令的交互.上位机应用程序以指令方式对下层硬件的数据采集过程进行控制,同时可显示波形和对ADC各项动态静态参数的计算分析.整个系统由板级硬件、FPGA内部逻辑、USB固件程序、设备驱动和上位机软件构成.经过测试,系统可实现采样率为4 MHz时ADC输出信号的稳定采集,并得到较好的ADC参数测量结果,验证了设计方案的正确性和可行性.
推荐文章
基于FPGA的数据采集系统设计
数据采集
现场可编程逻辑门阵列
通用串行总线
基于FPGA的数据采集系统设计
FPGA
数据采集
时钟逻辑运算
VHDL语言
基于FPGA的PXI数据采集系统设计
PXI总线
FPGA
数据采集
基于FPGA的数据采集系统设计
FPGA
A/D采集
数字量采集
Verilog HDL语言设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数据采集测试系统设计
来源期刊 现代雷达 学科 工学
关键词 现场可编程门阵列 通用串行总线 数据采集 双通道 ADC性能测试
年,卷(期) 2015,(4) 所属期刊栏目 测试技术
研究方向 页码范围 73-76,80
页数 5页 分类号 TN79
字数 3390字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严济鸿 电子科技大学电子工程学院 19 234 9.0 15.0
2 黄远望 1 5 1.0 1.0
3 周伟 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (25)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (10)
二级引证文献  (20)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(2)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(1)
  • 二级引证文献(1)
2018(5)
  • 引证文献(2)
  • 二级引证文献(3)
2019(10)
  • 引证文献(0)
  • 二级引证文献(10)
2020(6)
  • 引证文献(0)
  • 二级引证文献(6)
研究主题发展历程
节点文献
现场可编程门阵列
通用串行总线
数据采集
双通道
ADC性能测试
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代雷达
月刊
1004-7859
32-1353/TN
大16开
南京3918信箱110分箱
28-288
1979
chi
出版文献量(篇)
5197
总下载数(次)
19
总被引数(次)
32760
论文1v1指导