基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
设计了一种基于Cortex-M3处理器的时间交替采样系统,阐述了抗混叠滤波调理电路和STM32F103VET6处理器等软硬件设计的技术要点。此外,基于处理器内部集成的两个ADC模块,系统实现了对信号的时间交替采集。测试结果表明,系统在原有12位精度、1MSPS的采样基础上,将数据采样率提升到了2MSPS。
推荐文章
基于Cortex-M3处理器的智能家居监控系统设计
智能家居
微控制器
ZigBee
3G
以太网
基于Cortex-M3内核LM3S8962处理器上的μC/GUI移植研究
μC/GUI
Cortex-M3
嵌入式
图形界面
移植
基于Cortex-M4处理器的μC/OS-Ⅲ移植分析与实现
μC/OS-Ⅲ
Cortex-M4处理器
实时操作系统
移植
基于ARM Cortex-M3的某新型装备信息采集系统设计
信息采集
微控制器
模数转换
信号调理
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Cortex-M3处理器的时间交替采样系统的设计
来源期刊 仪表技术与传感器 学科 工学
关键词 时间交替采样 抗混叠滤波器 32位处理器 直接存储器存取
年,卷(期) 2015,(12) 所属期刊栏目 研究与开发
研究方向 页码范围 100-102
页数 3页 分类号 TP274
字数 2490字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周建斌 成都理工大学核技术与自动化工程学院 80 499 13.0 16.0
2 赵祥 成都理工大学核技术与自动化工程学院 9 25 3.0 4.0
3 喻杰 成都理工大学核技术与自动化工程学院 11 29 3.0 5.0
4 周靖 成都理工大学核技术与自动化工程学院 11 33 3.0 4.0
5 郝宽 成都理工大学核技术与自动化工程学院 4 6 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (36)
共引文献  (25)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(4)
  • 参考文献(0)
  • 二级参考文献(4)
2005(7)
  • 参考文献(0)
  • 二级参考文献(7)
2006(9)
  • 参考文献(0)
  • 二级参考文献(9)
2007(3)
  • 参考文献(2)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(3)
  • 参考文献(2)
  • 二级参考文献(1)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时间交替采样
抗混叠滤波器
32位处理器
直接存储器存取
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
仪表技术与传感器
月刊
1002-1841
21-1154/TH
大16开
沈阳市大东区北海街242号
8-69
1964
chi
出版文献量(篇)
7929
总下载数(次)
16
总被引数(次)
49345
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导