原文服务方: 计算机测量与控制       
摘要:
随着集成电路的集成度与性能的不断发展,芯片的功耗问题已经变的十分严重,功耗带来的挑战日益突出;异构多核动态调频架构是目前研究低功耗的主流方向;SOC系统当中同一时刻只有一个处理器能够控制总线,其它处理器则处于等待状态,异构多核动态调频架构能够通过降低不控制总线的处理器频率来达到降低功耗的目的;异构多核领域的处理器和总线跨时钟域解决方案,可以运用在异构多核动态调频(DFS)架构当中;目前手持终端设备越来越强调功耗的重要性,因此异构多核领域的处理器和总线跨时钟域解决方案将有非常好的应用前景;该方案通过在处理器和AMBA总线之间添加FIFO以及一些复杂的算法,达到消除亚稳态和正常通信的目的;最终,通过仿真发现任意调节处理器的工作频率都能满足传输协议;证明该方案能在异构多核动态调频架构中运用.
推荐文章
ASIC系统中跨时钟域配置模块的设计与实现
ASIC
跨时钟域
异步时钟
亚稳态
自清零寄存器
FPGA设计中跨时钟域信号同步方法
FPGA
跨时钟域
同步
亚稳态
FPGA设计中的跨时钟域问题
CDC
亚稳态
同步
仿真
云环境下跨域单点登录解决方案
云环境
单点登录
用户认证
跨域
云服务
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于异构多核系统中跨时钟域的解决方案
来源期刊 计算机测量与控制 学科
关键词 集成电路设计 AMBA 异构多核 FIFO
年,卷(期) 2015,(10) 所属期刊栏目 算法、设计与应用
研究方向 页码范围 3465-3467
页数 3页 分类号 TN47
字数 语种 中文
DOI 10.16526/j.cnki.11-4762/tp.2015.10.063
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 胡越黎 上海大学微电子研究与开发中心 70 436 11.0 16.0
3 杨文荣 上海大学微电子研究与开发中心 32 164 8.0 10.0
4 王伟平 上海大学微电子研究与开发中心 4 6 1.0 2.0
7 胡云生 上海大学微电子研究与开发中心 5 12 2.0 3.0
8 诸安骥 上海大学微电子研究与开发中心 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (9)
参考文献  (8)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2005(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(5)
  • 参考文献(1)
  • 二级参考文献(4)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(4)
  • 参考文献(3)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
集成电路设计
AMBA
异构多核
FIFO
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机测量与控制
月刊
1671-4598
11-4762/TP
大16开
北京市海淀区阜成路甲8号
1993-01-01
出版文献量(篇)
0
总下载数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导