基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
HR-2(华睿2号)是核高基重大专项中面向雷达应用的一款高性能数字信号处理器。为了给 HR-2 DSP 核开发提供一款模拟器以进行性能评测和优化指导,并提前进行多核架构的探索,提出一种高效的周期精度软件模拟器建模方法。首先分析该处理器的流水线结构,指令动态执行和分支预测机制,然后使用 LISA 语言在 PD(Processor Designer)工具中对该处理器的流水线、指令集和寄存器重命名等内容进行设计实现,从而开发出 HR-2 DSP 核的周期精度模拟器模型。实验结果表明,基于该建模方法开发的模拟器周期精度误差在10%以内,可以进行高精度的处理器性能评测和各种模式下的架构探索。
推荐文章
HR1DSP软件模拟器设计
HR-1
DSP
Gem5
模拟器
基于DSP的流星信道模拟器设计
流星突发通信
信道模拟器
欠密类余迹
自适应变速率
DSP
一种DSP处理器内核的指令级模拟器
指令级模拟器
DSP
汇编程序
内核
一种DSP周期精度高效建模方法
Gem5模拟器
周期精度
高效建模
架构探索
处理器建模
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 HR-2 DSP 核的周期精度模拟器设计
来源期刊 计算机应用与软件 学科 工学
关键词 数字信号处理器 模拟器 周期精度 流水线 LISA 语言
年,卷(期) 2015,(10) 所属期刊栏目 应用技术与研究
研究方向 页码范围 82-85
页数 4页 分类号 TP302.1
字数 3380字 语种 中文
DOI 10.3969/j.issn.1000-386x.2015.10.018
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 何虎 清华大学微电子学研究所 40 67 3.0 5.0
2 李源 清华大学微电子学研究所 10 170 5.0 10.0
3 吴紫盛 清华大学微电子学研究所 3 4 1.0 2.0
4 杨群 清华大学微电子学研究所 4 5 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (16)
参考文献  (8)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(5)
  • 参考文献(0)
  • 二级参考文献(5)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(4)
  • 参考文献(3)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字信号处理器
模拟器
周期精度
流水线
LISA 语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导