原文服务方: 现代电子技术       
摘要:
针对SoC中DAC设计越来越受面积和功耗的制约,采用分段式结构,提出一种应用于SoC模拟输出前端的12位100 MS/s电流舵型D/A转换器,其中高6位为温度计码,低6位为改进型Fibonacci数列,其减小了DAC的面积和毛刺.电路基于SMIC 0.13 μm CMOS工艺,在1.2 V/3.3 V(数字/模拟)双电源供电下,满摆幅输出电流20 mA.在100 MHz采样频率、49.7 MHz输入信号下,无杂散动态范围(SFDR)达到89.448 dB,INL和DNL均小于0.5 LSB.
推荐文章
一种基于40 nm CMOS工艺的电流舵DAC IP核设计
数模转换器
分段式电流舵
IP核
一种带斐波那契译码的高精度电流舵DAC
分段式电流舵
DAC
斐波那契数列
译码结构
浅谈三段式电流保护
三段式电流保护
瞬时
时限
定时限
一种基于PWM的电压输出DAC电路设计
脉宽调制
电路设计
数模转换器
单片机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种12位分段式电流舵DAC电路设计
来源期刊 现代电子技术 学科
关键词 数/模转换器 分段式电流舵 改进型Fibonacci数列 SoC
年,卷(期) 2015,(16) 所属期刊栏目 电子元件设计与应用
研究方向 页码范围 106-109
页数 4页 分类号 TN86-34|TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐大诚 苏州大学电子信息学院 60 259 8.0 13.0
2 卞艳 苏州大学电子信息学院 1 0 0.0 0.0
3 屠卫洁 苏州大学电子信息学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (1)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1989(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(3)
  • 参考文献(2)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数/模转换器
分段式电流舵
改进型Fibonacci数列
SoC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导