基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
PCI Express 3.0是最新的高速数据传输协议。本文介绍了基于FPGA的PCI Express 3.0的高速传输系统的DMA控制器结构,并详细说明了DMA控制器的逻辑设计。DMA控制器基于Xilinx公司的Virtex-7 FPGA Gen3 Integrated Block for PCI Express硬核开发,封装成标准FIFO结构,这样可以方便地连接采集数据源和回放目标系统。为了验证设计的功能及可靠性,本文搭建了基于PCI Express 3.0 x8通道的高速采集回放验证系统。实验表明,DMA控制器达到设计指标。当DMA传输大小为16MB时,8通道的DMA读/写速度均能达到4900 MBytes/s,可满足大部分超高速数据采集回放系统传输的需要。
推荐文章
基于FPGA的PCIe总线DMA控制器的设计与验证
FPGA
PCIe总线
DMA控制器
数据传输
基于Virtex-6的PCI Express高速采集卡设计
数据采集
PCI Express
FPGA
DMA
PCI Express专用DMA控制器设计与实现
PCI Express
DMA控制器
S2C
C2S
基于Xilinx PCI Express Core的高速DMA读写设计
Xilinx PCI Express
DMA读写
ML605
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的PCI Express 3.0高速DMA控制器设计
来源期刊 数字技术与应用 学科 工学
关键词 PCI Express 3.0 高速采集回放 DMA FPGA XILINX 数据传输
年,卷(期) 2015,(8) 所属期刊栏目 数控技术
研究方向 页码范围 3-7
页数 5页 分类号 TP39
字数 3776字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李楠 国防科学技术大学电子科学与工程学院 9 47 4.0 6.0
2 孙兆林 国防科学技术大学电子科学与工程学院 11 72 4.0 8.0
3 刁节涛 国防科学技术大学电子科学与工程学院 16 73 5.0 7.0
4 业青青 国防科学技术大学电子科学与工程学院 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (0)
2015(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2015(2)
  • 引证文献(2)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
PCI Express 3.0
高速采集回放
DMA
FPGA XILINX
数据传输
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
数字技术与应用
月刊
1007-9416
12-1369/TN
16开
天津市
6-251
1983
chi
出版文献量(篇)
20434
总下载数(次)
106
总被引数(次)
35701
论文1v1指导