作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
主机并行接口(HPI)的读缓存与控制模块采用乒乓缓存结构,为了提高自增读操作下的传输效率,HPI内部同样提供了读缓存并采用乒乓缓存结构。读缓存与控制模块数据通路中也设计有读缓存和读操作控制状态机。
推荐文章
用在系统可编程逻辑器件开发并行接口控制器
硬件描述语言
在系统可编程
并行接口控制器
具有PCI和并行接口的数据采集系统设计
数据采集
PCI
并行接口
FPGA
基于并行接口的动态参数采集系统的设计
数据采集
并行接口
ECP
设备驱动程序
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 主机并行接口(HPI)读缓存与控制模块的逻辑设计
来源期刊 科学导报 学科
关键词 主机 接口 缓存 模块
年,卷(期) 2015,(11) 所属期刊栏目 信息技术
研究方向 页码范围 265-265
页数 1页 分类号
字数 2002字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 汪扬埔 四川成都武警警官学院电子技术系 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
主机
接口
缓存
模块
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科学导报
其它
出版文献量(篇)
49363
总下载数(次)
203
论文1v1指导